MIPI(Mobile
Industry Processor Interface)是2003年由ARM,
Nokia, ST
,TI等公司成立的一個(gè)聯(lián)盟,目的是把手機(jī)內(nèi)部的接口如攝像頭、顯示屏接口、射頻/基帶接口等標(biāo)準(zhǔn)化,從而減少手機(jī)設(shè)計(jì)的復(fù)雜程度和增加設(shè)計(jì)靈活性。MIPI聯(lián)盟下面有不同的WorkGroup,分別定義了一系列的手機(jī)內(nèi)部接口標(biāo)準(zhǔn),比如攝像頭接口CSI、顯示接口DSI、射頻接口DigRF、麥克風(fēng)/喇叭接口SLIMbus等。統(tǒng)一接口標(biāo)準(zhǔn)的好處是手機(jī)廠商根據(jù)需要可以從市面上靈活選擇不同的芯片和模組,更改設(shè)計(jì)和功能時(shí)更加快捷方便。下圖是按照MIPI的規(guī)劃下一代智能手機(jī)的內(nèi)部架構(gòu).
MIPI是一個(gè)比較新的標(biāo)準(zhǔn),其規(guī)范也在不斷修改和改進(jìn),目前比較成熟的接口應(yīng)用有DSI(顯示接口)和CSI(攝像頭接口)。CSI/DSI分別是指其承載的是針對(duì)Camera或Display應(yīng)用,都有復(fù)雜的協(xié)議結(jié)構(gòu)。以DSI為例,其協(xié)議層結(jié)構(gòu)如下 :
CSI/DSI的物理層(Phy
Layer)由專門的WorkGroup負(fù)責(zé)制定,其目前的標(biāo)準(zhǔn)是D-PHY。D-PHY采用1對(duì)源同步的差分時(shí)鐘和1~4對(duì)差分?jǐn)?shù)據(jù)線來(lái)進(jìn)行數(shù)據(jù)傳輸。數(shù)據(jù)傳輸采用DDR方式,即在時(shí)鐘的上下邊沿都有數(shù)據(jù)傳輸。
D-PHY的物理層支持HS(High
Speed)和LP(Low
Power)兩種工作模式。HS模式下采用低壓差分信號(hào),功耗較大,但是可以傳輸很高的數(shù)據(jù)速率(數(shù)據(jù)速率為80M~1Gbps); LP模式下采用單端信號(hào),數(shù)據(jù)速率很低(<10Mbps),但是相應(yīng)的功耗也很低。兩種模式的結(jié)合保證了MIPI總線在需要傳輸大量數(shù)據(jù)(如圖像)時(shí)可以高速傳輸,而在不需要大數(shù)據(jù)量傳輸時(shí)又能夠減少功耗。
CSI接口
CSI-2是一個(gè)單或雙向差分串行界面,包含時(shí)鐘和數(shù)據(jù)信號(hào)。CSI-2的層次結(jié)構(gòu):CSI-2由應(yīng)用層、協(xié)議層、物理層組成。
協(xié)議層包含三層:
像素/字節(jié)打包/解包層,
.LLP(Low
Level Protocol) 層,
.LANE管理層;
物理層規(guī)范了傳輸介質(zhì)、電氣特性、IO電路、和同步機(jī)制,物理層遵守MIPI
Alliance Standard for
D-PHY,D-PHY為MIPI各個(gè)工作組共用標(biāo)準(zhǔn);所有的CSI-2接收器和發(fā)射器必須支持連續(xù)的時(shí)鐘,可以選擇支持不連續(xù)時(shí)鐘;連續(xù)時(shí)鐘模式時(shí),數(shù)據(jù)包之間時(shí)鐘線保持HS模式,非連續(xù)時(shí)鐘模式時(shí),數(shù)據(jù)包之間時(shí)鐘線保持LP11狀態(tài)。
該組織結(jié)集了業(yè)界老牌的軟硬件廠商包括*大的手機(jī)芯片廠商TI、影音多媒體芯片領(lǐng)導(dǎo)廠商意法、全球手機(jī)巨頭諾基亞以及處理器內(nèi)核領(lǐng)導(dǎo)廠商ARM、還有手機(jī)操作系統(tǒng)鼻祖Symbian。隨著飛思卡爾、英特爾、三星和愛(ài)立信等重量級(jí)廠商的加入,MIPI也逐漸被國(guó)際標(biāo)準(zhǔn)化組織所認(rèn)可
。
DSI接口
國(guó)際移動(dòng)行業(yè)處理器(MIPI)聯(lián)盟日前正式發(fā)布了針對(duì)移動(dòng)電話的顯示器串行接口規(guī)范(Display
Serial Interface
Specification,DSI)。DSI基于MIPI的高速、低功率可擴(kuò)展串行互聯(lián)的D-PHY物理層規(guī)范。基于SLVS的物理層支持高達(dá)1Gbps的數(shù)據(jù)速率,同時(shí)產(chǎn)生極小的噪聲。
基于核心D-PHY技術(shù),DSI增加了功能以滿足移動(dòng)設(shè)備顯示子系統(tǒng)的需要,包括低功率模式、雙向通信、16、18和24位像素的本國(guó)語(yǔ)言支持,并具備單一接口驅(qū)動(dòng)4塊顯示屏的能力,以及對(duì)緩沖和非緩沖面板的支持。
MIPI顯示器工作組主席Dick
Lawrence在一份聲明中稱,“這一標(biāo)準(zhǔn)給從簡(jiǎn)單的低端設(shè)備、到高復(fù)雜性的智能電話、再到更大型手持平臺(tái)的廣泛移動(dòng)系統(tǒng)帶給重大好處。移動(dòng)產(chǎn)業(yè)一直期待著統(tǒng)一到一種開(kāi)放標(biāo)準(zhǔn)上,而SDI提供了驅(qū)動(dòng)這一轉(zhuǎn)變的強(qiáng)制性技術(shù)。
串行接口一般采用差分結(jié)構(gòu),利用幾百mV的差分信號(hào),在收發(fā)端之間傳送數(shù)據(jù)。串行比并行相比:更節(jié)省PCB板的布線面積,增強(qiáng)空間利用率;差分信號(hào)增強(qiáng)了自身的EMI抗干擾能力,同時(shí)減少了對(duì)其他信號(hào)的干擾;低的電壓擺幅可以做到更高的速度,更小的功耗.
MIPI還是一個(gè)正在發(fā)展的規(guī)范,其未來(lái)的改進(jìn)方向包括采用更高速的嵌入式時(shí)鐘的M-PHY作為物理層、CSI/DSI向更高版本發(fā)展、完善基帶和射頻芯片間的DigRF
V4接口、定義高速存儲(chǔ)接口UFS(主要是JEDEC組織)等。當(dāng)然,MIPI能否*終成功,還取決于市場(chǎng)的選擇。
當(dāng)前,終端市場(chǎng)要求新設(shè)計(jì)具有更低功耗、更高數(shù)據(jù)傳輸率和更小的PCB占位空間,在這種巨大壓力之下,一些智能化且具有更高性能價(jià)格比的替代方案開(kāi)始逐漸為相關(guān)設(shè)計(jì)人員所采用。現(xiàn)在使用的幾種基于標(biāo)準(zhǔn)的串行差分接口當(dāng)中,MIPI接口在功率敏感同時(shí)又要求高性能的移動(dòng)手持式設(shè)備領(lǐng)域中的增長(zhǎng)極為迅速。而基帶和顯示器/相機(jī)模塊對(duì)MIPI顯示器串行接口(Display
Serial Interface,DSI)和相機(jī)串行接口(Camera
Serial
Interface,CSI-2)協(xié)議的廣泛采納,正是這種增長(zhǎng)的主要推動(dòng)力。DSI和CSI-2是分別針對(duì)顯示器和相機(jī)要求的邏輯層(logical-level)協(xié)議,它們通過(guò)物理互連對(duì)主機(jī)與外設(shè)之間的數(shù)據(jù)進(jìn)行管理、差錯(cuò)和通信。MIPI
D-PHY規(guī)定了連接處理器和外設(shè)的物理層的物理及電氣特性,這些MIPI接口為服務(wù)移動(dòng)設(shè)備市場(chǎng)而專門設(shè)計(jì)。